瑞薩電子(zǐ)選擇華大九天ClockExplorer作為時鐘分析優化平台
中(zhōng)國本土(tǔ)集成電路(lù)設計自動(dòng)化(EDA)軟件提供商(shāng)北京華大九天軟件有限公司(華大九天)日前宣布,全球領先的MCU和(hé)SoC提供商(shāng)日本瑞薩電子(zǐ)已選擇華大九天基于規則的時鐘分析優化平台ClockExplorer作為更佳的時鐘設計解決方案。
随着芯片的集成度越來越高,設計越來越複雜,時鐘的數量和(hé)複雜度也在快速增加,在大規模SoC設計中(zhōng)時鐘數量可(kě)達數百個(gè)、甚至上千個(gè)。不合理、未優化的時鐘設計會極大的消耗芯片性能和(hé)功耗,增加産品的上市周期和(hé)上市風險。
ClockExplorer可(kě)有效縮短(duǎn)時鐘設計周期,優化時鐘設計質量。ClockExplorer擁有強大易用的時鐘結構原理圖,幫助前端和(hé)後端工程師(shī)清楚地掌握時鐘結構和(hé)相互關(guān)系,制定優化的CTS策略。基于規則的時鐘KPI(KeyPerformance Indicator)系統集成了豐富、實用的時鐘質量檢查功能,幫助工程師(shī)對時鐘質量進行快速的分析檢查,找到時鐘設計瓶頸,優化時鐘設計質量。
瑞薩電子(zǐ)通(tōng)用解決方案中(zhōng)心共享研發二部數字設計技術(shù)部高級技術(shù)主管KazuhiroTakahashi表示,“當下(xià)高端設計的時鐘結構越來越複雜,試圖在很短(duǎn)的時間内解決所有的時鐘問(wèn)題變得越來越困難。華大九天的ClockExplorer産品通(tōng)過實用的時鐘KPI系統在設計的預布局、CTS生成前和(hé)CTS生成後等各個(gè)設計階段用評分的方法直觀地表示時鐘質量,幫助我們有效地避免了在設計後期出現問(wèn)題,提高了産品質量。”
華大九天高級副總經理吾立峰表示,“我們非常高興地看到瑞薩電子(zǐ)采用華大九天的時鐘分析和(hé)優化方案實現了設計效率的提升,華大九天在時鐘設計分析與優化方面的超強能力進一步得到了驗證。以此為契機,我們期待瑞薩電子(zǐ)和(hé)華大九天能夠在未來探索更為深入的合作。”
關(guān)于華大九天
北京華大九天軟件有限公司,成立于2009年,是中(zhōng)國本土(tǔ)主要的集成電路(lù)設計自動(dòng)化(EDA)軟件及集成電路(lù)知識産權(IP)提供商(shāng)。在EDA方面,與集成電路(lù)設計及制造以及面闆設計制造行業(yè)領軍企業(yè)緊密合作,緻力于提供數模混合/全定制IC設計、平闆(FPD)全流程設計與TFT/OLED SPICE建模,SoC數字後端優化解決方案,以及晶圓制造廠相關(guān)服務業(yè)務,如(rú)PDK開發,SPICE模型提取以及晶圓制造大數據分析等, 并不斷拓展業(yè)務以覆蓋更加全面的設計流程和(hé)領域;在IP方面,面向無線通(tōng)信、智能家居、影音娛樂(yuè)、電子(zǐ)測量、航空航天等應用,提供以高速接口為代表的數模混合集成電路(lù)IP,包含SerDes、AD/DA、Clock、PMU、Audio、Video及定制化IP設計服務。華大九天總部位于中(zhōng)國北京,在南京和(hé)成都設立全資(zī)子(zǐ)公司,并通(tōng)過位于上海、深圳、矽谷等分支機構服務全球用戶。
(内容轉載自:“華大九天”微信公衆号,2018年10月(yuè)8日)